欢迎来到沃文网! | 帮助中心 分享知识,传播智慧!
沃文网
全部分类
  • 教学课件>
  • 医学资料>
  • 技术资料>
  • 学术论文>
  • 资格考试>
  • 建筑施工>
  • 实用文档>
  • 其他资料>
  • ImageVerifierCode 换一换
    首页 沃文网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    CMOS模拟集成电路设计导论实验报告.doc

    • 资源ID:1050546       资源大小:681KB        全文页数:14页
    • 资源格式: DOC        下载积分:10积分
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: QQ登录 微博登录
    二维码
    微信扫一扫登录
    下载资源需要10积分
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,下载更划算!
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    CMOS模拟集成电路设计导论实验报告.doc

    1、PB05203094 赵占祥 CMOS模拟集成电路设计导论实验报告CMOS模拟集成电路设计导论实验报告PB05203094 2系 赵占祥一 实验题目请设计一个运放,参数要求为:增益: 60-80dB0dB带宽: 200Mhz相位裕度 : 60负载 : 1p功耗 : 15mw二 实验目的学习使用Cadence电路设计工具Virtuoso,从电路图的绘制及仿真,到版图绘制及仿真、验证。三 实验步骤1. 原理我先设计了一个标准两级运放,电路图为该运放包括三部分:a) 差分输入增益级包括差分输入对管NM0,NM1和有源电流镜负载PM1,PM4。 差分结构对环境噪声有很强的抗干扰能力,另外增大了可得到的

    2、的最大输出电压摆幅。还有其他一些优势。 使用电流镜做有缘负载有三个好处: 1) 在相对的、比较小的面积中,有缘负载可以得到比较大的输出阻抗。2) 电流镜将差分输入信号转换为单端输出信号。3) 有助于共模抑制比CMRR的提高。b) 源跟随器为PM3和NM4。从NM0漏极输出的信号输入到这一级,并通过PM3放大,NM4是PM3的有源器件负载。源跟随器有较大的输入阻抗,可以显著提高第一级放大的增益,减小信号电平损失,起到电压缓冲器的作用。c) 偏置电路包括PM2,PM0,NM2,NM3。几个管子构成了几何比例电流源,通过其宽长比来得到合适的电流值。NM3漏极电流为差分对提供电流源。 电容C0是为了保

    3、证电路有足够的相位裕度,保证闭环负反馈系统的稳定而采用的密勒补偿结构。2. 仿真过程1) 设计并绘制电路图和测试电路图 在Virtuoso Schematic Editing中绘制电路图如下(先未加电容): 测试电路如下, 进行直流和交流仿真,交流仿真参数设置,从1Hz到500MHz:仿真结果,带宽为322MHz,增益60.92dB,但相位裕度是负的为提高相位裕度,需要使单位增益点向原点靠近,使用密勒电容达到此目的,如下图。电容初值606fF仿真结果如下图,带宽只有45M,相位裕度0度再改变电容值,减小密勒电容,以增大带宽带宽变为159MHz,相位裕度33度,如下图。如此类似调整电容大小及MO

    4、S管的宽长比,最后达到的最好结果是带宽213MHz,相位裕度48度,增益一直为61dB,相位裕度差一点。我想好好调器件宽长比就肯定能跳出最后结果。下图显示出了MOSFET的Id,Vgs,Vds,gm的值。根据Id计算功耗为:P=Vdd*I=1.8*(17.236u+20.7687u+58.7987u)= 174.24612uW,满足设计要求。 由于我时间不够,而且在自己实验室连接IClab的设计软件时,总是无缘无故自动关闭,且关了之后不能修改,所以我没来得及把参数一一细细调好。3. 折叠式共源共栅运放我还设计了一种折叠式共源共栅管,仿真结果:相位裕度65度,带宽26MHz,增益57.21dB,

    5、没多花时间好好调宽长比,折叠式共源共栅运放理应增益较高。四 实验心得与体会 本实验对设计运放的要求是增益、带宽、相位裕度、功耗,我做完实验后觉得,最好先调好直流参数,如果直流参数调好,每个管子都工作在饱和区,那么增益一般都会达到60dB。调好增益后再调带宽,我觉得可能是因为我选用了标准两级运放,这种结构带宽并不高,所以花了一些时间改宽长比把带宽提高到200MHz。满足了增益和带宽后,在满足60度的相位裕度就难了,因为我设计的运放增益和带宽本来就不高,要提高相位裕度,必须要降低增益和带宽,使得这两个参数有难以达到要求,所以最后满足增益和带宽要求,相位裕度最大只能做到48度。加了密勒电容后,由于 使得电容增大,带宽减小。14


    注意事项

    本文(CMOS模拟集成电路设计导论实验报告.doc)为本站会员(星星)主动上传,沃文网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知沃文网(点击联系客服),我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服点击这里,给沃文网发消息,QQ:2622162128 - 联系我们

    版权声明:以上文章中所选用的图片及文字来源于网络以及用户投稿,由于未联系到知识产权人或未发现有关知识产权的登记,如有知识产权人并不愿意我们使用,如有侵权请立即联系:2622162128@qq.com ,我们立即下架或删除。

    Copyright© 2022-2024 www.wodocx.com ,All Rights Reserved |陕ICP备19002583号-1

    陕公网安备 61072602000132号     违法和不良信息举报:0916-4228922