欢迎来到沃文网! | 帮助中心 分享知识,传播智慧!
沃文网
全部分类
  • 教学课件>
  • 医学资料>
  • 技术资料>
  • 学术论文>
  • 资格考试>
  • 建筑施工>
  • 实用文档>
  • 其他资料>
  • ImageVerifierCode 换一换
    首页 沃文网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    交通灯控制逻辑电路的设计.doc

    • 资源ID:846382       资源大小:936.04KB        全文页数:30页
    • 资源格式: DOC        下载积分:20积分
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: QQ登录 微博登录
    二维码
    微信扫一扫登录
    下载资源需要20积分
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,下载更划算!
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    交通灯控制逻辑电路的设计.doc

    1、课程设计名称: EDA技术课程设计 题 目: 交通灯控制逻辑电路的设计 摘要:根据实际路口的交通灯设置与运行规律,基于VHDL硬件描述语言,利用FPGA器件EP1K10TC100_3和自行设计的高亮LED交通灯指示模拟电路板以及数码显示模拟电路板,通过了Quartus软件的功能仿真和实际调试,体现了EDA技术的设计优越性。关键词:交通灯;VHDL;FPGA;计数器Abstract:According to the design and operation rules of traffic lights at the practical crossings,and based on the de

    2、scriptive language of VHDL hardwares,making use of the device of EP1K10TC100_3 and self-designed highly bright LED traffic lights indicating imitation circuit panels and imitation circuit panel with digital display,going through functional simulation and practical debugging by Quartus softwares,this

    3、 paper displays the design advantages of EDAKey words:traffic lights;VHDL;FPGA;counter前言交通灯是城市交通中的重要指挥系统,它与人们日常生活密切相关。随着人们生活水平的提高,对交通管制也提出了更高的要求,因此提供一个可靠、安全、便捷的多功能交通灯控制系统有着现实的必要性。随着社会经济的发展,城市交通问题越来越引起人们的关注,人、车、路三者关系的协调,已成为交通管理部门需要解决的重要问题之一,同时,交通灯控制系统也是应用电子技术中最经典的电子设计,但目前尚存在系列问题有待解决,例如实际路口设置的交通灯种类较多、

    4、数量也较多、程序结构较复杂等等问题。本次设计整个交通灯控制器电路系统采用 verilog hdl程序编写,并能进行硬件仿真。课题除了学习相应的硬件知识外,还要学习如何使用VHDL语言设计可编程逻辑器件。VHDL是广泛使用的设计输人硬件语言,可用于数字电路与系统的描述、模拟和自动设计.CPLD/FPGA(复杂可编程逻辑器件/现场可编程门阵列)为数字系统的设计带灵活性,兼有串/并行工作方式和高集成度、高速、高可靠性等明显的特点,CPLD/FPGA的时钟延迟可达纳秒级,结合其并行工作方式,在超高速领域和实时测控方面有非常广泛的应用。 本文根据实际路口的交通灯设置与运行规律,基于FPGA技术设计出交通

    5、灯控制电路,不但通过Quartus软件的功能仿真,而且得到实践的检验,证明设计是符合实际的。目录第1章:绪论11.1 EDA技术概述11.1.1 EDA技术的发展与应用11.1.2 EDA技术的基本特征11.1.3 EDA的设计方法21.2 数字系统21.3 数字系统的设计方法31.3.1 自底向上的设计方法(Bottom Up)41.3.2 自顶向下设计(Top Down)41.4 现代数字系统的设计过程4第2章:交通灯控制系统介绍62.1 交通灯控制系统的功能62.2 交通灯控制系统设计62.3 交通灯控制系统的基本组成模块62.4 交通灯控制器状态72.5 程序流程图8第3章:交通灯控制

    6、系统的设计93.1 交通灯控制器功能描述及设计方法93.2 设计要求93.2.1 控制部分的设计103.2.2 显示部分的设计113.2.3 分频器部分的设计133.3 交通灯控制系统的仿真143.3.1 对交通灯控制部分进行仿真143.3.2 对交通灯显示部分模块进行仿真153.3.3 对交通灯系统进行仿真163.4 程序下载173.4.1 引脚配置173.4.2 编程下载18第4章:单元模块电路设计19 4.1 5V电源的设计.194.2 3.3V电源转换电路.204.3时钟电路的设计.204.4 JTAG基本工作原理.214.5复位电路.224.6复杂可编程PLD电路.23第5章:总结2

    7、5参考文献26西华大学课程设计说明书第一章:绪论1.1EDA技术概述EDA是电子设计自动化(Electronic Design Automation)的缩写,在20世纪90年代初从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言HDL完成设计文件,然后由计算机自动地完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。1.1.1 EDA技术的应用与发展电子设计技术的核心就是EDA技术,EDA是指

    8、以计算机为工作平台,融合应用电子技术、计算机技术、智能化技术最新成果而研制成的电子CAD通用软件包,主要能辅助进行三方面的设计工作,即IC设计、电子电路设计和PCB设计。EDA 技术是伴随着计算机、集成电路、电子系统设计的发展, 经历了计算机辅助设计(CAD) 、计算机辅助工程设计(CAE) 和电子系统设计自动化( ESDA) 三个发展阶段。20 世纪70 年代为CAD 阶段, 这一阶段人们开始用计算机辅助进行IC 版图编辑和PCB 布局布线, 取代了手工操作。80 年代为CAE 阶段,与CAD 相比, 除了纯粹的图形绘制功能外, 又增加了电路功能设计和结构设计, 并通过电气连接网表将两者结合

    9、在一起,以实现工程设计。90 年代为ESDA 阶段, ESDA 的基本特征是设计人员按“自顶向下”的设计方法, 对整个系统进行方案设计和功能划分, 系统的关键部分用一片或几片专用集成电路实现, 然后采用硬件描述语言(HDL) 完成系统行为级设计, 最后通过综合器和适配器生成最终的目标器件。ESDA 的出现, 使设计师开始实现“概念驱动工程”的梦想, 从而摆脱了大量的辅助设计作, 把精力集中在创造性的方案与概念构思上, 极大地提高了系统的效率, 缩短了产品的研制周期。1.1.2 EDA技术的基本特征EDA代表了当今电子设计技术的最新发展方向,它的基本特征是:设计人员按照“自顶向下”的设计方法,对

    10、整个系统进行方案设计和功能划分,系统的关键电路用一片或几片专用集成电路(ASIC)实现,然后采用硬件描述语言(HDL)完成系统行为级设计,最后通过综合器和适配器生成最终的目标器件,这样的设计方法被称为高层次的电子设计方法。1.1.3 EDA的设计方法 “自顶向下”的设计方法。高层次设计是一种“自顶向下”的全新设计方法,这种设计方法首先从系统设计人手,在顶层进行功能方框图的划分和结构设计。在方框图一级进行仿真、纠错,并用硬件描述语言对高层次的系统行为进行描述,在系统一级进行验证。然后,用综合优化工具生成具体门电路的网络表,其对应的物理实现级可以是印刷电路板或专用集成电路。由于设计的主要仿真和调试

    11、过程是在高层次上完成的,这既有利于早期发现结构设计上的错误,避燃计工作的浪费,又减少了逻辑功能仿真的工作量,提高了设计的一次成功率。1.1.4 硬件描述语言硬件描述语言(HDL)是一种用于设计硬件电子系统的计算机语言,它用软件编程的方式来描述电子系统的逻辑功能、电路结构和连接形式,与传统的门级描述方式相比,它更适合大规模系统的设计。VHDL是一种全方位的硬件描述语言,包括系统行为级。寄存器传输级和逻辑门级多个设计层次,支持结构、数据流和行为三种描述形式的混合描述,因此VHDL几乎覆盖了以往各种硬件俄语言的功能,整个自顶向下或由底向上的电路设计过程都可以用VHDL来完成。VHDL还具有以下优点:

    12、(1)VHDL的宽范围描述能力使它成为高层进设计的核心,将设计人员的工作重心提高到了系统功能的实现与调试,而花较少的精力于物理实现。(2)VHDL可以用简洁明确的代码描述来进行复杂控制逻辑艄设计,灵活且方便,而且也便于设计结果的交流、保存和重用。(3)VHDL的设计不依赖于特定的器件,方便了工艺的转换。(4)VHDL是一个标准语言,为众多的EDA厂商支持,因此移植性好。1.2 数字系统数字系统是由对信息进行采集, 转换、传输、存储、加工处理和利用的一组相互联系, 相互作用的部件所组成的一个有机的整体. 虽然信息来源不同, 有经济信息、政治信息、图文信息,信息形态不一,有离散的、有连续的等等.但

    13、都可经过变换, 转换成数字系统所能接收的数字信息, 进行存储和处理. 同时又可把数字系统加工、处理后的信息经过相应逆变换,成为对被控对象进行控制的可靠依据.数字系统具有可靠性强, 精确度高,稳定性好可模块化, 便于集成等优点.数字系统通常由三部份组成: 输入接口、输出接口, 数据器和控制器其结构如图示: 图 1.1 数字系统结构图输入接口是用来将模似量转化为系统能接收的数字量的模块,同理输出接口是完成可逆变化的模块.数字系统的信号包括数据流和控制流信号, 对数据流进行传送和加工处理为数据处理器, 对控制流信号进行传送和加工处理为控制器.数据处理器和控制器是数字系统中最基本的两个部份.尽管各种数

    14、字系统可能具有完全不同的功能和形式, 但是都可以用数据处理器和控制所构成的数字系统的本结构来描述.控制器的产生的输出控制信号影响着其它系统控制器的操作, 使本系统与其它系统协调一致地工作,控制器的输入信号也有可能是其系统的输出控制信号.数据处理器作用是控制系统内各部份模块的工作, 使它们按一定顺序进行操作,数字系统中就是这样通过数据处理器和控制器之间的密切配合协调工作,成为一个自动实现信息处理功能的有机整体. 通常以是否有控制器作为区别数字系统和系统部件的标志, 凡是包含控制器且能按顺序进行操作的系统,不论规模大小一律称为数字系统,否则只能是一个系统的部件.1.3 数字系统的设计方法现代数字系

    15、统的设计方法早期的数字系统多采用试凑法设计, 此法无固定的套路可循, 主要凭借设计者的经验。先进的现代数字系统设计是自上而下的模块化设计。从整个系统功能出发,按一定原则将系统分成若干个子系统,再将每个子系统分成若干个功能模块, 再将每个模块分成若干个较小模块直至分成许多基本模块实现。在自上而下划分过程中,最重要的是将系统或子系统按计算机组成思想那样划分成控制器和若干个受控制的功能模块。受控部分通常为设计者们所熟悉的各种功能电路, 无论是采用现成模块还是自行设计都有一些固定方法可依,无须花费更多精力。主要任务是设计控制器, 控制器在系统或子系统中只有一个, 设计工作量不大。从而大大简化了设计的难

    16、度, 缩短了设计时间, 而且修改设计也很方便, 避免了牵一发而动全身。1.3.1 自底向上的设计方法(Bottom Up)这是一种传统的设计方法, 其主要的设计过程是根据系统对硬件的要求, 从整体上规划整个系统的功能, 编写出详细技术规格书和系统控制流程图; 并根据所给的技术规格书和控制程图, 对系统的功能进行细化, 合理地划分功能模块, 确立它们之间的相互关系: 这种划分过程不断在进行, 直到划分得到的单元可以直接映射到实际的物理器件, 完成上述划分后再行各功能模块设计与调试工作; 最后进行各模块电路的连接并进行系统联调, 从而完成整个系统的硬件设计。早期的数字系统设计多采用这种方法。1.3

    17、.2 自顶向下设计(Top Down)随着微电子技术发展,VHDL 硬件描述语言应用越来越广, 硬件描述语言可以在各抽象层次上对电子系统进行描述, 且借助于DEA 设计: 工具, 自动地实现从高层次到低层次的转换,使自顶向下的设计过程得以实现。目前这种设计方法被工程界广为采用。设计的总过程是从系统总体要求出发, 从系统顶层开始, 自上而下地逐步将系统设计内容进行细化, 借助硬件描述语言进行编程, 将系统硬件设计转化成软件编程, 在此基础上再利用相应的逻辑综合工具EDA 以及在线可编程ISP 技术对各种可编程逻辑器件如CPLD、FPGA 进行逻辑划分与适配, 将所产生的菊花链文件映射到相应的可编

    18、芯片内, 最后完成硬件的整体设计。1.4 现代数字系统的设计过程在使用现场可编程逻辑器件以前, 数字系统的设计过程是: 书面设计 硬件搭试 制作样机。硬件搭试是很费时间的, 往往因接线紊乱和接触不良而带来各式各样的麻烦, 所用器件越多,搭试难度越大, 当系统规模大到一定程度, 系统复杂到一定程度, 这种搭试实际上是不可行的。由于计算机技术的发展和采用现场可编程逻辑器件,改变了数字系统设计的程式, 硬件搭试被仿真所取代。所谓仿真, 就是在计算机上建立起系统的模型, 然后加进合适的测试码( 对组合电路) 或测试序列( 对时序电路) , 对此模型进行测试, 以验证系统是否符合预期的设计, 如不符合再

    19、行修改, 直至满足设计要求, 然后制作样机。所以, 现代数字系统设计过程是书面设计 仿真 ( 烧录器件) 制作样机,这是一种快捷而且节约的方法。第二章 交通灯控制系统介绍城市中常见的大型十字路口如图2.1所示。图2.1 十字路口示意图一般情况下, 当汽车行驶至十字交通路口时, 有3种选择: 向前, 向左转弯, 向右转弯。根据我国的交通规则规定, 汽车是靠右行驶, 向右拐弯只要走弧形的支干道即可, 不需受十字交通灯的束缚。因此,本文主要考虑前行和左转这两种情况。十字路口交通灯负责控制各走向红绿灯的状态及转换, 并且各状态之间有一定的时间过渡。同时, 东西南北每条干道上都为人行横道设置了红绿灯,

    20、提醒过路行人在安全时刻穿越道路, 以保证行人的安全。2.1交通灯控制系统的功能交通灯控制系统主要是实现城市十字交叉路口红绿灯的控制。在现代化的大城市中,十字交叉路口越来越多,在每个交叉路口都需要使用红绿灯进行交通指挥和管理,红、黄、绿灯的转换要有一个准确的时间间隔和转换顺序,这就需要有一个安全、自动的系统对红、黄、绿灯的转换进行管理,本系统就是基于此目的而开发的。2.2 交通灯控制系统设计城市路口交通信号控制系统大体上分为三种类型: 定周期的信号机、多时段且具有无电缆协调功能的微电脑型信号机以及联网式自适应多相位智能型信号机。具体采用哪种类型, 应根据其应用场合及特点加以确定。其中, 第一种类

    21、型以其成本低,设计简单, 安装及维护方便等特点得到了广泛应用。2.3 交通灯控制系统的基本组成模块交通灯控制器原理框图如图2.2所示,包括置数模块、计数模块、主控制器模块和译码器模块。置数模块将交通灯的点亮时间预置到置数电路中,计数模块以秒为单位倒计时,当计数值减为零时,主控电路改变输出状态,电路进入下一个状态的倒计时。其中,核心部分是主控制模块。图2.2 交通灯控制器原理框图2.4 交通灯控制器状态2.5 程序流程图第三章:交通灯控制系统的设计有一条主干道和一条支干道的汇合点形成的十字路口,为确保车辆安全,迅速通行,在干道和支道的入口设置了红、绿(包括直行和左拐)、黄3色信号灯。3.1 交通

    22、灯控制器功能描述及设计方法通过两组交通灯来模拟控制东西、南北两条通道上的车辆通行,所有功能在实验操作平台上进行模拟通过,根据原理其主要功能如下:图3.1 系统结构图3.2 设计要求1能显示十字路口东西、南北两个方向的红、黄、绿灯的指示状态,用两组红、黄、绿三色灯作为两个方向的红、黄、绿灯;2南北向为主干道,每次通行时间为30S,东西向为支干道,每次通行时间为20S;3能实现正常的倒计时功能,用两组数码管作为东西、南北向的倒计时显示。其中,黄灯:5S。4能实现特殊状态的功能。按下SP键后,能实现以下特殊功能:(1)显示倒计时的两组数码管闪烁;(2)计数器停止计数并保持在原来的状态;(3)东西、南

    23、北路口均显示红灯状态;(4)特殊状态解除后能继续计数;5. 能实现全清零功能。按下reset键后,系统实现全清零,计数器由初状态计数,对应状态的指示灯亮;6. 用VHDL语言设计上述功能的交通灯控制器,并用层次化方法设计该电路;7. 仿真、验证设计的正确性。3.2.1 控制部分的设计library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity ledcontrol is port(reset,clk,urgen:in std_logic; state :out std_logic_vector(1

    24、 downto 0); sub,set1,set2 :out std_logic);end ledcontrol;architecture a of ledcontrol is signal count: std_logic_vector(6 downto 0); signal subtemp: std_logic;beginsub=subtemp and (not clk);statelabel:process(reset,clk)beginif reset=1then count=0000000; state=00;elsif clkevent and clk=1then if urgen

    25、=0then count=count+1;subtemp=1;else subtemp=0;end if; if count=0 then state=00;set1=1;set2=1; elsif count=25 then state=01;set1=1; elsif count=30 then state=10;set1=1;set2=1; elsif count=45 then state=11;set2=1; elsif count=50 then count=0000000;else set1=0;set2=0;end if;end if;end process statelabe

    26、l;end a;3.2.2 显示部分的设计library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity ledshow is port(clk,urgen :in std_logic; state :in std_logic_vector(1 downto 0); sub,set1,set2 :in std_logic; r1,g1,y1,r2,g2,y2:out std_logic; led1,led2 :out std_logic_vector(7 downto 0);end ledshow;

    27、architecture a of ledshow is signal count1,count2:std_logic_vector(7 downto 0); signal setstate1,setstate2:std_logic_vector(7 downto 0); signal tg1,tg2,tr1,tr2,ty1,ty2 :std_logic;beginled1=11111111when urgen=1and clk=0 else count1;led2=11111111when urgen=1and clk=0 else count2;tg1=1when state=00and

    28、urgen=0 else 0;ty1=1when state=01and urgen=0 else 0;tr1=1when state(1)=1or urgen=1 else 0;tg2=1when state=10and urgen=0 else 0;ty2=1when state=11and urgen=0 else 0;tr2=1when state(1)=0or urgen=1 else 0;setstate1= 00100101when state=00else 00000101when state=01else 00100000;setstate2= 00010101when st

    29、ate=10else 00000101when state=11else 00110000;label2:process(sub)beginif subevent and sub=1thenif set2=1then count2=setstate2;elsif count2(3 downto 0)=0000 then count2=count2-7;else count2=count2-1; end if; g2=tg2; r2=tr2; y2=ty2;end if;end process label2;label1:process(sub)beginif subevent and sub=

    30、1thenif set1=1then count1=setstate1;elsif count1(3 downto 0)=0000 then count1=count1-7;else count1=count1-1;end if; g1=tg1; r1=tr1; y1=ty1;end if;end process label1;end a;3.2.3 分频器部分的设计library ieee;use ieee.std_logic_1164.all;use work.p_alarm.all;entity divider isport(clk_in:std_logic;reset:in std_l

    31、ogic;clk:out std_logic);end divider;architecture art of divider isconstant divide_period:t_short:=1000;beginprocess(clk_in,reset) isvariable cnt:t_short;beginif(reset=1)thencnt:=0;clk=0;elsif rising_edge(clk_in)thenif(cnt=(divide_period/2)thenclk=1;cnt:=cnt+1;elsif(cnt(divide_period-1)thenclk=0;cnt:

    32、=cnt+1;elsecnt:=0;end if;end if;end process;end art;3.3交通灯控制系统的仿真library ieee;use ieee.std_logic_1164.all;package p_alarm issubtype t_digital is integer range 0 to 9;subtype t_short is integer range 0 to 65535;type t_clock_time is array(5 downto 0)of t_digital;type t_display is array(5 downto 0)of t

    33、_digital;end package p_alarm;3.3.1 对交通灯控制部分模块进行仿真在QuartusII软件中导入交通灯控制程序,对此程序编译无错误后,建立Vector waveform file 文件保存时仿真文件名要与设计文件名一致。在其中设计始终开始时间为0,结束时间为5us,周期为50ns。仿真结果如下:当reset=1state=00count=0000000;当reset=0在上升沿到来时执行当 count=0 则state=00;set1=1;set2=1; count=25 state=01;set1=1; count=30 then state=10;set1=

    34、1;set2=1;count=45 then state=11;set2=1;count=50 then count=0000000,否则 set1=0;set2=0 仿真的结果正确。3.3.2 对交通灯显示部分模块进行仿真在QuartusII软件中导入交通灯显示程序,对此程序编译无错误后,建立Vector waveform file 文件保存时仿真文件名要与设计文件名一致。将控制仿真的结果贴到显示仿真中,两次在其中设计的开始时间为0,结束时间为5us,周期为50ns。仿真结果如下:仿真结果与程序所要的结果一样。当state=”00”时g1=1;当state(1)=0时r2=1.当urgen=

    35、1时r1=1,r2=1;仿真结果与程序设计符合。3.3.3 对交通灯系统进行仿真在QuartusII软件中导入交通灯系统程序,对此程序编译无错误后,建立Vector waveform file 文件保存时仿真文件名要与设计文件名一致。在其中设计开始时间为0,结束时间为5us,周期为50ns。仿真结果如下:系统仿真的结果符合设计要求。与前面仿真的结果也一致。3.4程序下载3.4.1 引脚配置在试验箱上选择管脚与程序中的输入输出信号对应,其管脚配置如下:输入芯片脚号输出芯片脚号输出芯片脚号ClkPin_93led27Pin_121led14Pin_126resetpin_41led26Pin_12

    36、0led13Pin_125urgenPin_42led25Pin_114led12Pin_124led24Pin_113led11Pin_123led23Pin_112led10Pin_122led22Pin_111g1Pin_142led21Pin_110g2Pin_132led20Pin_109r1Pin_140led17Pin_129r2Pin_139led16Pin_128y1Pin_141led15Pin_127y2Pin_1333.4.2 编程下载适配后生成的下载或配置文件通过编程器,对CPLD的下载称为编程(Program)。点击QuartusII软件中的Program就实行了本

    37、次试验的下载。最后对载入了设计的FPGA或CPLD的硬件系统进行统一测试,以便最终验证设计项目在目标系统上的实际工作情况,以排除错误,改进设计。 第四章 单元模块电路设计4.1 5V电源的设计任何电路都要一个电源,它是由四个三极管和一个齐纳二极管和电容加上LM2576构成的!本电路主要是通过LMP2576的稳压功能加上需要的外围部件构成的稳压电路。其原理图如图3.2所示。图4.1 5V电源稳压发生电路LM2576系列是美国国家半导体公司生产的3A电流输出降压开关型集成稳压电路,它内含固定频率振荡器(52kHz)和基准稳压器(1.23V),并具有完善的保护电路,包括电流限制及热关断电路等,利用该

    38、器件只需极少的外围器件便可构成高效稳压电路。LM2576系列包括 LM2576(最高输入电压40V)及LM2576HV(最高输入电压60V)二个系列。各系列产品均提供有3.3V(-3.3)、5V(-5.0)、12V(-12)、15V(-15)及可调(-ADJ)等多个电压档次产品。此外,该芯片还提供了工作状态的外部控制引脚。 LM2576系列开关稳压集成电路的主要特性如下2: 最大输出电流:3A; 最高输入电压:LM2576为40V,LM2576HV为60V; 输出电压:3.3V、5V、12V、15V和ADJ(可调)等可选; 振东频率:52kHz; 转换效率:75%88%(不同电压输出时的效率不

    39、同); 控制方式:PWM; 工作温度范围:-40 +125 工作模式:低功耗/正常两种模式可外部控制; 工作模式控制:TTL电平兼容; 所需外部元件:仅四个(不可调)或六个(可调); 器件保护:热关断及电流限制;4.2 3.3V电源转换电路此模块通过芯片LM1117实现电源5V转3.3V功能,其电路图如图3.3 所示。图4.2 5v转3.3v电路图LM1117是一个低压差电压调节器系列。其压差在1.2V输出,负载电流为800mA时为1.2V。它与国家半导体的工业标准器件LM317有相同的管脚排列。LM1117有可调电压的版本,通过2个外部电阻可实现1.2513.8V输出电压范围。另外还有5个固

    40、定电压输出(1.8V、2.5V、2.85V、3.3V和5V)的型号。 LM1117提供电流限制和热保护。电路包含1个齐纳调节的带隙参考电压以确保输出电压的精度在1%以内。LM1117系列具有LLP、TO-263、SOT-223、TO-220和TO-252 D-PAK封装。输出端需要一个至少10uF的钽电容来改善瞬态响应和稳定性。4.3时钟电路的设计秒信号产生器的电路是利用555 定时器组成的秒信号发生器。其电路原理图如图3.4所示。图4.3 秒信号产生器原理图NE555 芯片有单稳态电路功能,可发生方波信号,可适当的选择电阻、电容,使其输出信号的周期为1 秒。本 电 路输出脉冲的周期为:T=0

    41、.7*(R1+2*R2)*C,若 T=1s,令C=10F,R1=39k,则R2=51k 。取一固定值电阻47k 与一5k 的电位器相串联代替电阻R2。在调试电路时调节电位器Qp,使输出脉冲周期为1S.555时基电路具有以下几个特点:(1)555时基电路,是一种将模拟电路和数字电路巧妙结合在一起的电路;(2)555时基电路可以采用4515V的单独电源,也可以和其它的运算放大器和TTL电路共用电源;(3)一个单独的555时基电路,可以提供近15分钟的较准确的定时时间;(4)555时基电路具有一定的输出功率,最大输出电流达200mA,可直接驱动继电器、小电动机、指示灯及喇叭等负载。 因此,555时基

    42、电路可用作:脉冲发生器、方波发生器、单稳态多谐振荡器、双稳态多谐振荡器、自由振荡器、内振荡器、定时电路、延时电路、脉冲调制电路、仪器仪表的各种控制电路及民用电子产品、电子琴、电子玩具等。4.4 JTAG基本工作原理JTAG(Joint Test Action Group�联合测试行动小组)是一种国际标准测试协议(IEEE 1149.1兼容),主要用于芯片内部测试。现在多数的高级器件都支持JTAG协议,如DSP、FPGA器件等。标准的JTAG接口是4线:TMS、TCK、TDI、TDO,分别为模式选择、时钟、数据输入和数据输出线。以下是JTAG的下载原理图。图4.4 JTAG下载原理JTAG

    43、最初是用来对芯片进行测试的,基本原理是在器件内部定义一个TAP(Test Access Port�测试访问口)通过专用的JTAG测试工具对进行内部节点进行测试。JTAG测试允许多个器件通过JTAG接口串联在一起,形成一个JTAG链,能实现对各个器件分别测试。现在,JTAG接口还常用于实现ISP(In-System rogrammable�在线编程),对FLASH等器件进行编程。JTAG编程方式是在线编程,传统生产流程中先对芯片进行预编程现再装到板上因此而改变,简化的流程为先固定器件到电路板上,再用JTAG编程,从而大大加快工程进度。JTAG接口可对PSD芯片内部的所有部件进行编程。4.5复位电路为确保系统中电路稳定可靠工作,复位电路是必不可少的一部分,复位电路的第一功能是上电复位。一般电路正常工作需要供电电源为5V5%,即


    注意事项

    本文(交通灯控制逻辑电路的设计.doc)为本站会员(精***)主动上传,沃文网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知沃文网(点击联系客服),我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服点击这里,给沃文网发消息,QQ:2622162128 - 联系我们

    版权声明:以上文章中所选用的图片及文字来源于网络以及用户投稿,由于未联系到知识产权人或未发现有关知识产权的登记,如有知识产权人并不愿意我们使用,如有侵权请立即联系:2622162128@qq.com ,我们立即下架或删除。

    Copyright© 2022-2024 www.wodocx.com ,All Rights Reserved |陕ICP备19002583号-1

    陕公网安备 61072602000132号     违法和不良信息举报:0916-4228922