1、EDA课程设计报告目录第1章 设计思路.4第2章 基本原理2.1 模块介绍.42.2 真值表.5第3章 设计原理图及仿真图 3.1 模块一原理图.8 3.2 模块二原理图.8 3.3 模块三原理图.9 3.4 波形仿真图.9第四章 管脚锁定及管脚连接 4.1 管脚锁定.10 4.2 管脚连接.11第五章 总结.12参考文献.13第一章 设计思路根据任务书可以得到以下任务目的及解决方法:1) 选用行扫描,用一片3-8译码器进行;2) 分别用一片3-8译码器控制列,与控制行的3-8译码器配合,在8-8矩阵中分别显示出由小到大变化的口字;3) 为达到行扫描的目的和保证控制行的与控制列的3-8译码器同
2、步,选用一片八进制计数器同时控制四个3-8译码器;4) 为达到四个口字分别显示和视觉延时效果,用一片计数器的不同数制分别控制四个控制列的译码器5) 为了达到口字的视觉延时效果,需要控制行扫描的八进制计数器的时钟脉冲频率高,而控制列的计数器的时钟脉冲频率低(并且要保证高频率是低频率的8的整数倍)。第二章 基本原理2.1 模块介绍 根据设计目的及解决方法可以将整个设计分为五个模块: 模块一:控制行扫描的模块 用一片3-8译码器控制行低电平从第一行到第八行依次出现 模块二、控制四个由小到大的口显示的模块 根据真值表,分别用一片3-8译码器配合模块一控制列电平的高低使8-8矩阵依次由小到大显示口字,第
3、一个和第三个口字输出端接红色点阵显示接线组“COL1-8R(T)”显示红色口;第二个和第四个口字输出端接绿色点阵显示接线组“COL1-8G(T)”显示绿色口。 模块三、基本扫描模块 用一片十进制计时芯片来控制四片3-8译码器进行基本扫描,其输入为高频率时钟信号。 模块四、片选延时模块用一片十六进制计时芯片来控制四片3-8译码器轮流工作,即控制显示模块的计数器,依次显示四个口字,其输入为低频率时钟信号。需保证模块三的高频输入信号是模块四低频信号的8的整数倍。2.2 真值表 基本扫描频率真值表模块三输入模块三输出模块一输出CLK1CBAY0Y1Y2Y3Y4Y5Y6Y7000011111110011
4、0111111010110111110111110111111011110111101111110111101111110111111111110 显示口字的真值表 模块三输入模块二绿色小口输出LED输出CLK1Y0Y1Y2Y3Y4Y5Y6Y7L0L1L2L3L4L5L6L701111111000000001011111100000000110111110000000011101111000110001111011100011000111110110000000011111101000000001111111000000000模块三输入模块二红色小口输出LED输出CLK1Y0Y1Y2Y3Y4Y
5、5Y6Y7L0L1L2L3L4L5L6L701111111000000001011111100000000110111110011110011101111001001001111011100100100111110110011110011111101000000001111111000000000模块三输入模块二绿色大口输出LED输出CLK1Y0Y1Y2Y3Y4Y5Y6Y7L0L1L2L3L4L5L6L7011111110000000010111111011111101101111101000010111011110100001011110111010000101111101101000010
6、11111101011111101111111000000000模块三输入模块二红色大口输出LED输出CLK1Y0Y1Y2Y3Y4Y5Y6Y7L0L1L2L3L4L5L6L701111111111111111011111110000001110111111000000111101111100000011111011110000001111110111000000111111101100000011111111011111111第三章 设计原理图及波形仿真图3.1 模块一原理图3.2 模块二原理图3.3 模块三原理图3.4 总原理图3.4 波形仿真图第四章 管脚锁定及硬件连接5.1 管脚锁定输入
7、管脚锁定锁定MBIOC197C1195行输出管脚锁定锁定MBIOY2093Y21 90Y2288Y2386Y2483Y2574Y2671Y2769红字列输出管脚锁定锁定MBIOY01192Y02190Y03187Y04177Y05175Y06173绿字列输出管脚锁定锁定MBIOY10198Y11196Y12193Y13191Y14189Y15179Y16176Y171745.2 硬件连接输入管脚锁定锁定PINC197C1195行输出管脚锁定锁定PINY2093Y21 90Y2288Y2386Y2483Y2574Y2671Y2769红字列输出管脚锁定锁定PINY01192Y02190Y03187
8、Y04177Y05175Y06173绿字列输出管脚锁定锁定PINY10198Y11196Y12193Y13191Y14189Y15179Y16176Y17174将程序下载到试验箱后,对应管脚号连接之后进行试验,观察现象与设计一致。 第五章 总结 对于EDA课设,我还是充满好奇的,并且,从未知到了解最后到掌握,真的是一件令人满足而又愉快的事情,那我肯定会好好努力全力以赴。或许对于未知的事物总是会充满些许的畏惧,但是我也明白学习就是在通过对未知的探索不断学习进步的过程,通过自己的坚持和努力必然能够克服困难,达到提高自身水平的目的。通过老师的指导、自己的摸索以及和同学的探讨,开始有了设计思路,逐步的
9、设计出电路图。在使用MAX+plus II软件的过程中也认识到了它在设计上的方便。理论与实践总是会有很大差别的,在周三上箱查看现象时,并未观察到预设实验现象,通过自己的细心查看发现部分电路设计不够严谨,并改进了设计。经过进一步的调试,出现了理想的实验现象。 虽然,现在EDA课设已经基本完成了,可是我对EDA还是一知半解,也许是课设时间限制而给的任务也挺有难度的吧。由于不是很清楚,造成对软件利用不全面。真的很希望课设时间长一些,任务多一些,让我们对EDA的了解更全面一些。很幸运我有一个很聪明友爱的同伴和两个学识渊博的指导老师可以给我很多有益的帮助和提示才是我顺利的完成了这次的课程设计,增强了联合
10、书本和实际的能力,增强了动手实验能力,很高兴能有这样的一次课程设计。参考文献u 阎石数字电子技术基础(第五版)高等教育出版社/2006年出版u 陈新华.EDA技术与应用.机械工业出版社/2008年出版.u 潘松 黄继业.EDA技术与VHDL(第二版).清华大学出版社/2007年出版指导教师评语:该生学习态度 (认真 较认真 不认真) 该生迟到、早退现象 (有 无)该生依赖他人进行设计情况 (有 无)平时成绩: 指导教师签字: 2012 年 12 月 14 日图面及其它成绩:答辩小组评语:设计巧妙,实现设计要求,并有所创新。 设计合理,实现设计要求。 实现了大部分设计要求。 没有完成设计要求,或者只实现了一小部分的设计要求。 答辩成绩: 组长签字: 2012 年 12 月 14 日课程设计综合成绩:答辩小组成员签字: 2012年 12 月 14 日燕山大学课程设计评审意见表忽略此处. 13