数字电子技术基础总复习要点资料整理.doc
《数字电子技术基础总复习要点资料整理.doc》由会员分享,可在线阅读,更多相关《数字电子技术基础总复习要点资料整理.doc(9页珍藏版)》请在沃文网上搜索。
1、数字电子技术基础总复习要点一、 填空题第一章1、变化规律在时间上和数量上都是离散是信号称为数字信号。2、变化规律在时间或数值上是连续的信号称为模拟信号。3、 不同数制间的转换。4、 反码、补码的运算。5、8421码中每一位的权是固定不变的,它属于恒权代码。6、格雷码的最大优点就在于它相邻两个代码之间只有一位发生变化。第二章1、逻辑代数的基本运算有与、或、非三种。2、只有决定事物结果的全部条件同时具备时,结果才发生。这种因果关系称为逻辑与,或称逻辑相乘。3、在决定事物结果的诸条件中只要有任何一个满足,结果就会发生。这种因果关系称为逻辑或,也称逻辑相加。4、只要条件具备了,结果便不会发生;而条件不
2、具备时,结果一定发生。这种因果关系称为逻辑非,也称逻辑求反。5、逻辑代数的基本运算有重叠律、互补律、结合律、分配律、反演律、还原律等。举例说明。6、对偶表达式的书写。7、逻辑该函数的表示方法有:真值表、逻辑函数式、逻辑图、波形图、卡诺图、硬件描述语言等。8、在n变量逻辑函数中,若m为包含n个因子的乘积项,而且这n个变量均以原变量或反变量的形式在m中出现一次,则称m为该组变量的最小项。9、n变量的最小项应有2n个。10、最小项的重要性质有:在输入变量的任何取值下必有一个最小项,而且仅有一个最小项的值为1;全体最小项之和为1;任意两个最小项的乘积为0;具有相邻性的两个最小项之和可以合并成一项并消去
3、一对因子。11、若两个最小项只有一个因子不同,则称这两个最小项具有相邻性。12、逻辑函数形式之间的变换。(与或式与非式或非式-与或非式等)13、化简逻辑函数常用的方法有:公式化简法、卡诺图化简法、Q-M法等。14、公式化简法经常使用的方法有:并项法、吸收法、消项法、消因子法、配项法等。15、卡诺图化简法的步骤有:将函数化为最小项之和的形式;画出表示该逻辑函数的卡诺图;找出可以合并的最小项;选取化简后的乘积项。16、卡诺图法化简逻辑函数选取化简后的乘积项的选取原则是:乘积项应包含函数式中所有的最小项;所用的乘积项数目最少;每个乘积项包含的因子最少。第三章1、用以实现基本逻辑运算和复合逻辑运算的单
4、元电路称为门电路。2、CMOS电路在使用时应注意以下几点:输入电路要采用静电防护;输入电路要采取过流保护;电路锁定效应的防护。3、COMS电路的静电防护应注意以下几点:采用金属屏蔽层包装;无静电操作;不用的输入端不能悬空。4、CMOS电路的输入电路过流保护措施有:信号源内阻太低时,在输入端与信号源之间串接保护电阻;输入端接有大电容时,在输入端与电容之间接入保护电阻;输入端接长线时,在门电路的输入端接入保护电阻。5、 目前,应用最广泛的集成门电路有CMOS和TTL两大类。6、 集成门电路的外特性包含两个内容:逻辑功能,即输入输出之间的逻辑关系;外部的电气特性,包括电压传输特性、输入特性、输出特性
5、和动态特性等。第四章1、根据逻辑功能的不同特点,可以将数字电路分成两大类,一类称为组合逻辑电路,另一类称为时序逻辑电路。2、组合逻辑电路在逻辑功能上的共同特点是:任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。3、组合逻辑电路在电路结构上的特点是:只包含门电路,而没有存储(记忆)单元。4、 组合逻辑电路的分析步骤为:根据逻辑图,逐级写出输入输入关系的逻辑函数表达式;利用公式法或卡诺图法化简逻辑函数;将逻辑函数式转换为真值表的形式;判明逻辑电路的逻辑功能。5、设计组合逻辑电路,就是根据给定的实际逻辑问题,求出实现这一逻辑功能的最简逻辑电路。所谓最简就是指:电路所用的器件数最少、器件的
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
20 积分
下载 | 加入VIP,下载更划算! |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 基础 复习 要点 资料 整理