数字式频率计设计报告.doc
《数字式频率计设计报告.doc》由会员分享,可在线阅读,更多相关《数字式频率计设计报告.doc(18页珍藏版)》请在沃文网上搜索。
1、 数字式频率计设计报告 内容摘要在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。本次课程设计的目的是根据已经学到的知识,按照这次课程设计的要求设计一个简易的数字式频率计,要求频率计范围内能测出所输入信号的频率。测量频率的方法有多种,中电子计数器测量频率具有精度高、使用方便、测量迅速,其以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。一、 设计任务设计一个数字式频率计。二、设计内容及要求:1、被测量信号:方波 、正弦波、三角波,04V;2、测量频率范围: 1Hz9999Hz;3、测量精度误差为5 2HZ;4、
2、显示方式:用LED数码管显示4位十进制频率数值;5、时基电路由555构成的多谐振荡器产生;三、设计原理及方案数字频率计就是直接用十进制的数字来显示被测信号频率。可以测的方波的频率,通过放大正行处理,它可还以测量正弦波、三角波和尖脉冲信号的频率。所谓频率就是在单位时间(1s)内周期信号的脉冲个数。若在一定时间间隔T内测得周期信号的脉冲个数N,则其频率为f=N/T,据此,设计方案框图如图1所示:译码显示电路单稳态延时 锁存器 单稳态延时十进制计数器 门控电路CP脉冲信号源 图1 数字频率计组成框图图中脉冲形成的电路的作用是将被测信号变成脉冲信号,其重复频率等于被测信号的频率f。,时间基准信号发生器
3、提供标准的时间脉冲信号,若其周期为1s,则门控电路的输出信号也就是闸门信号持续时间也会等于1s。闸门电路由闸门信号进行控制当闸门号到来时,闸门开通,被测脉冲信号通过闸门被送到计数器译码显示电路。闸门信号结束时,闸门关闭,计数器得的脉冲数N是在1秒时间内的累计数,所以被测频率f= N Hz。 1.设计原理由逻辑电路组成的频率计,大多是由中小规模的集成芯片按照逻辑原理组合而成,其结构复杂,组装、调试比较麻烦;但是我们所学的知识大部分是集成芯片,所以只用中小型规模的集成芯片组成的逻辑电路,有多个单元组成而成的简易数字频率计。 原理方框图被测信号经整形后变为脉冲信号(矩形波或者方波),送入闸门电路,等
4、待时基信号的到来。时基信号由555定时器构成一个较稳定的多谐振荡器,经整形分频后,产生一个标准的时基信号,作为闸门开通的基准时间。被测信号通过闸门,作为计数器的时钟信号,计数器即开始记录时钟的个数,当高电平时,计数器计数;低电平是计数器保持状态,数据送入锁存器显示。然后计数器清零,准备下个计数。这样就达到了测量频率的目的。对频率是f的周期信号,测频的实现方法,是有一个标准闸门信号(闸门宽度为Tg)对周期信号的重复周期数进行计数,当计数结果为N1时,其信号的频率为:f=N1/Tg,式中Tg为标准闸门的宽度(s),N1是由计数器记录的脉冲个数(重复周期数)。如图(3)所示:图3测量电路在检测到脉冲
5、信号的上升沿的时候打开计数器, 并且在检测到下降沿的时候关闭计数器, 设脉冲宽度为Tg, 计算公式为: Tg = N1/f。2.设计方案根据设计要求,简易数字频率计的工作原理方框图如图2所示:图3设计原理方框图首先,被测信号经放大整形处理后,会得到与输入信号频率相同的方波;然后时基电路产生的闸门信号,与处理后的被测信号一起送入闸门电路,若是闸门信号关闭,被测信号不能进入计数器,当闸门信号开启时,当被测信号被送入计数器时,计数器开始计数,后面的锁存译码电路,最后显示出所测信号的频率。根据课题的要求,首先需要确定满足测量要求的测量方法。由测量原理与方法可知,可用的测量方法选测频法,因为适用于较高频
6、率信号的频率测量。3. 实验连接在实验连接过程中应该按照分部连接,每一部分去连接,接完就通过输出信号是否良好去检测电路是否实现功能。在连接到一起,这样能避免一些不必要的错误,这样使实验变得简单明了,出现错误检查分析方便,条理清晰。四、单元电路设计1.输入信号电路其作用是将接收到的各种被测信号(如正弦波、三角波或者其他呈周期性变化的波形)并加以放大、整形,转换为为计数器所要求的脉冲信号,但是被测信号的频率并不发生改变。将其他波形的信号变换成脉冲波形的信号电路有多种,如施密特触发器、单稳态触发器、比较器等,其中施密特触发器的应用较多。电路形式采用555构成的施密特触发器,电路原理如图4(a) 所示
7、。 图中R1与R2的作用是将被测信号进行电平移动,因为555构成的施密特触发器的上触发电平UT+ =2/3Ucc,下触发电平UT=1/3Ucc,如图4(b)所示。 4(a) 原理图 图4(b) 波形图1. 时钟产生电路模块:555脉冲实现图如下: 解析:图中的555定时器实现的脉冲输出,产生一个的连续脉冲,当接好电路后,用实验箱上的指示灯检测脉冲是否正常,可以观测灯的频率,该555也就相当于一个时间开关作用,每隔0.25的与非门打开1秒。 4与7端刚开始不连接可调电阻,当所有功能实现是后期调试就添加一可调电阻去控制脉冲的时间达到误差较小的结果。74LS123芯片功能 图示: 解析:74LS12
8、3是一种可双重触发的单稳态触发器。在这就形成单稳态延时作用,脉冲由555输出由1端输入到123芯片,从而实现12端产生周期为0.02S的闪灭信号脉冲,而以13端与9相连的端口同时输出周期为0.02S的闪亮信号脉冲,我们检查从555到123芯片是否接法合理就可以用信号灯检测12端口与13货9端口的脉冲信号源是否合理。2. 分频器电路模块 采用计数器构成分频电路,对1KHZ的时钟脉冲进行分频,取得不同量程所需的时间基准信号,实现量程控制。1KHZ的时钟脉冲对其进行3次十分频,每个10分频的输出信号为100HZ,10HZ,1HZ三种时间基准信号。1HZ作为时间基准信号时,相应的量程为X1000.X1
9、00.X10.X1.从而达到频率计数。 解析: 该分频是以四片74LS90实现功能 ,该数字频率计接成十进制(当CP1与Q0连接时以Q3作为输出到下一个90芯片的CP0)这样4块连到一起,所有R01断接到与非门的输出端,一端输入接开关(实现高低信号源),另一端输入接由123芯片的12端产生的脉冲信号,实现计数与清零功能 。 图示如下: 3.逻辑控制电路 在标准时间信号即闸门信号结束时所产生低电平用来产生锁存信号,因为由555定时器组成的单稳态电路是低电平有效,即在闸门信号结束时产生锁存信号。同时锁存信号经过非门产生清零信号。锁存信号的脉冲宽度由本身电路的时间常数决定,锁存信号由两个反相器产生的
10、清零信号恰好有时间差,即在锁存信号产生后再产生清零信号,由此可知这两个脉冲信号可由单稳态触发器产生. 该逻辑功能可以由S00芯片控制,2个与非门实现脉冲输入,计数与清零。图示与非门开关: 与非门脉冲输入: 3.锁存器和清零解析: 锁存器的作用是将计数器在计数结束时的计数值进行锁存,使显示器获得稳定的测量值。因为计数器在1s内要计算成千上万个输入脉冲,若不加锁存器,显示器上的数字将随计数器的输出而变化,不便于读数。当计数器计数结束时,逻辑控制电路会产生锁存信号,将计数器此时的值送到译码器,因此经由显示器的数字是稳定不变的。在本次试验中我选用的两片8D锁存器74LS273可以完成上述锁存功能。74
11、LS273的真值表如表1所示。 当时钟脉冲CP的上升沿到来时,锁存器的输出等于输入,即Q=D。从而将4个十进制计数器即个位、十位、百位、千位的输出值送到锁存器的输出端。正脉冲结束后,无论输入端D为何值,输出端Q的状态仍然保持原来的状态。所以在计数周期内,计数器的输出不会送到译码显示器。 清零信号是在计数器的计算值送锁存后,为了下次计数而把计数器进行清零,所以在锁存信号发出后,利用反相器的功能得到一个对计数器清零的延时信号。连接原理图示如下: 脉冲信号由123芯片的9-13端口输入至273的11端口,该信号为0.02S闪亮信号。4. 数字电路显示模块图示如下: 解析: 此模块由4个74LS47和
12、共阳极数码管组成,接电路前需要检测2者是否匹配,检测方法:将数码管的3或8端口接一保护电阻(300-600)到电源。再将导线分别将1,2,4,5,6,7,9,10与地接通。如果正常亮说明为共阳,可以与74LS47匹配。如果与地连亮就为共阴。这样就形成4为数码管显示。五、 调试过程与分析一模块调试1. 555模块调试 模块是由555芯片定时器产生的脉冲信号,检测是由555的OUT端输出将数码管的指示灯接入看灯是否会实现的时间间隔闪烁,如果不会闪烁检查电路是否接触良好,电容是否正负连接正确。我接完第一个脉冲模块是连接指示灯,正常闪烁,但闪烁时间间隔有微小误差,暂时不管,等到所有模块都实现了再去调节
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
20 积分
下载 | 加入VIP,下载更划算! |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字式 频率计 设计 报告