电工电子课程设计.doc
《电工电子课程设计.doc》由会员分享,可在线阅读,更多相关《电工电子课程设计.doc(19页珍藏版)》请在沃文网上搜索。
1、 目 录摘要11 结构设计及方案选择21.1 数字钟的基本原理21.2 数字钟单元电路设计21.2.1 显示电路21.2.2 六十进制计数电路31.2.3 十二进制计数电路51.2.4 振荡电路81.2.5 校时电路81.2.6分频器91.3数字钟的电路92 电路的仿真与调试92.1 仿真软件EWB92.2数字钟单元电路的仿真112.2.1 显示电路的仿真112.2.2 六十进制计数电路的仿真112.2.3 十二进制计数电路的仿真112.2.4 振荡电路的仿真112.3 数字钟电路及校时电路的仿真123 数字钟实物制作124 制作中出现的错误14总结与体会15参考文献16附录17摘要本文就数字
2、钟的基本框架,也即仅由显示电路,时、分、秒计数电路,产生秒脉冲的振荡电路,校时电路组成的数字钟进行设计,并在此基础上对其计数电路、振荡电路、校时电路的结构组成和作用原理进行详细的介绍。之后又介绍了用到的仿真软件,再对电路仿真,验证其正确性,修正发现的错误。在仿真结果都正确后,进行了数字钟实物制作,并归纳了制作中遇到的问题。最后,本文就数字钟设计过程中的心得体会进行了总结。关键词:数字钟,计数器,反馈,仿真多功能数字钟的设计及制作1 结构设计及方案选择1.1 数字钟的基本原理数字钟的逻辑框图如图1所示,它由555集成芯片构成的振荡电路、分频器、计数器、显示电路和校时电路组成。555集成芯片构成的
3、振荡电路产生的信号经过分频器变为秒脉冲,秒脉冲送入计数器,计数结果通过“时”、“分”、“秒”译码器输入数码管以显示时间。时显示时计数器校时电路振荡器分显示秒显示译码器译码器分计数器秒计数器分频器译码器图1 数字钟的逻辑框图1.2 数字钟单元电路设计数字钟电路虽然是一个整体,但是实现不同功能的电路又可以单独划分出来,称为单元电路。首先设计出各个不同功能的单元电路,再按照数字钟的功能要求将它组合起来,就可以完成数字钟电路的设计。这样一来,可以使得数字钟的设计变得十分简单和有条理。而且实物制作时排除错误也方便的多,在数字钟出错后,只要分析错误的是那一单元电路并对其进行修改就可以了,不必检查全部电路。
4、1.2.1 显示电路由于数字钟只需要显示数字,故显示电路采用七段数码管和与其配套的显示译码器74ls48组成,如图2所示。其中引脚3、4、5必须接高电平才能使译码器正常工作,引脚D、C、B、A为输入端,输入的是一位BCD码,译码器将其翻译成数码管各段的驱动信号以显示数字。 1.2.2 六十进制计数电路方案(1),用74ls90芯片实现60进制:由分频器而来的“秒”脉冲信号,首先送到秒计数器,使得计数器进行累 图2 显示电路加计数时每秒加1。秒计数器应当完成一分钟之内的60秒数目的累加,之后产生进位信号并归零,也就是说秒计数器由0开始,加计数到59,然后由59变为0的同时产生进位信号。这显然为6
5、0进制计数。故秒计数器选用两片74ls90集成芯片,因为74ls90为二、五、十计数器,拥有置0功能,采用反馈归零的方法可以实现2到10任意进制的计数。用一片芯片构成“秒”十位的6进制计数,另一片芯片构成“秒”个位的10进制计数,同时由于计数器叫1发生在脉冲信号的下降沿(由1跳到0的一瞬间),只要将个位的QD接到十位的脉冲输入,就可以使得个位由9跳0时十位加1,实现60进制计数,完成电路。而进位信号使得在秒计数由59跳到00时,“分”计数加1,同上可知,只要将“秒”十位的QC接到“分”计数的个位的脉冲输入端就可以实现这一功能,其接线电路如图3所示。分计数器接受的是“分”脉冲信号,进行累加计数时
6、每分钟加1,且分计数器应当完成一小时内,60分钟数目的累加,之后产生进位信号并归零。由此可以看出分计数器也为60进制计数,除了输入的脉冲信号不同,其原理与秒计数器完全一样,故分计数完全可以套用秒计数的电路,其电路也为图3所示电路。在此电路中计数的主要的元件是二、五、十进制计数器74ls90,当CKB与QA连接时,计数器为十进制计数。QD、QC、QB、QA为输出端,输出的是二进制数,QD为高位,QA为低位;R91和R92为强制置9端,当R91和R92都为高电平时输图3 60进制计数电路1出为1001(二进制数9);R01和R02为强制置0端,当R01和R02都为高电平时输出为0000(二进制数0
7、)。电路中个位为十进制计数,不需要置0或置9,故R01、R02、R91、R92全接地,以防受到干扰;十位为六进制计数,当计数到5时,在下一个脉冲的作用下进入暂态0101,用反馈归零法,将暂态的两个1(及QC和QA)分别接到R01和R02,使计数器置0,故计数器从5跳到0,实现了六进制计数,同时R91和R92接地,以防受到干扰。方案(2),用74ls393芯片实现60进制:芯片74ls393可看作两个十六进制计数器,故用一个74ls393就可以代替两个74ls90,原理同方案(1)相同,其电路如图4所示。图4 60进制计数电路2电路的分析同上,将十位的C、B通过一个与非门一个非门接到置零端1CL
8、R,实现6进制计数,将个位的D、B同样通过一个与非门一个非门接到置零端2CLR,实现10进制计数。分析上述两个方案可以看到方案(2)更加简洁了,理应选择方案(2)。但是考虑到本人是时初次设计电路,并将制作实物,而方案(1)的电路可以细分成两个更小的单元电路,六进制和十进制电路,更易排查错误,故最终选择方案(1)。1.2.3 十二进制计数电路方案A,“12翻1”的12进制电路“12翻一”小时计数器是按照“010203111201”的规律计数的,这与平时所用的电子钟一样。要实现“12翻1”的计数,计数的状态要发生两次特殊的跳跃。其一,在计数到09后,跳跃到10,即十位由0跳到1,个位由9跳到0;其
9、二,计数到12后,跳跃到01,即十位由1跳到0,个位由9跳到1。图5 12进制计数电路可以看到十位为二进制,需要强制清0,可选用选用D触发器74ls74代替计数器;个位需要强制置1,且为十进制计数,故选择十进制计数器74ls192,因为74ls192有置数功能,所置的数可以在0到9内任意定义,其电路如图5所示。D触发器只有在脉冲信号的上升沿(由0跳为1的一瞬间)输出才会变化,其它情况是输出保持不变。计数器74ls192输出QD、QC、QB、QA为二进制数,故此电路中将1D接高电平,并将计数器的输出QD经非门反向后接到D触发器的脉冲输入端1CLK,则当计数器由1001(二进制数9)跳到0000(
10、二进制数0)时,1CLK由0跳到1,使D触发器输出1Q=1D=1(初始时1Q=0),实现了由09到10的跳跃。另一方面,计数器有置数功能,当LOAD=0时,QD=D、QC=C、QB=B、QA=A,因为需要置1,故令D=C=B=0(接地),A=1(接高电平);D触发器有强制置0功能,当ICLR=0时,1Q强制为0(置1端1PRE=1,防干扰)。当计数到12时,D触发器和计数器在下一个脉冲的作用下,进入暂态1,0011,于是将三个1(1Q、QB和QA)通过三输入与非门(图中的三输入与非门是由两个二输入与非门和一个非门构成的)接到LOAD和ICLR,此时LOAD=0,计数器置1,ICLR=0,D触发
11、器置0,实现12到01的跳跃。方案B,“11翻0”的12进制计数电路“11翻0”分计数电路如图6所示。其实最开始设计的十二进制电路就是“11翻0”的。原因是由于“11翻0”的十二进制电路与上文的60进制计数电路的设计思路一脉相承,都是用到两个74ls90芯片,设计比较简单。然而在“11翻0”的电路设计方案完成之后,才发现但是其设计本身是没有错误的,也可以用于小时的显示,故将其列出,以供图6 12进制计数电路2参考。图中将个位的输出QD接到十位的脉冲输入端,则只有在各位由9跳到0时十位的输入端才产生一个下降沿,使得十位进1,就实现了09到10的跳跃。同时,当计数到11后,在脉冲作用下进入暂态00
12、01,0010(即12),将其中一个1接到两个R01上,另一个1接到两个R02上,使两个计数器同时归0,实现11到0的跳跃。1.2.4 振荡电路振荡电路主要元件是555定时器,其接线电路如图7所示。振荡电路的周期计算公式为:令C1=47uF,C2=0.01uF,R1=R2=10 k Ohm,T=1s,计算得R=696 Ohm。元件中C2的作用是防干扰,使输出的脉冲比较稳定。图7 振荡电路1.2.5 校时电路校时电路的主要功能是在时钟显示错误时手动调节时间显示,以校正时间。本课程设计实现“时”校正和“分”校正,对校时电路的要求是:在小时校正是不影响分和秒的正常计数,在分校正时不影响秒和小时的正常
13、计数。其中“分”校时电路如图8所示。此电路中由两个与非门构成RC触发器,防止开关断开与闭合时出现抖动,校图8 校时电路正信号输入端通过一个开关K与高电平相连,当开关K反复断开、闭合是就会产进位信号输入校正信号输入输出生脉冲信号,单刀双掷开关F的作用是通过其掷向不同端,控制输出的是校正信号还是进位信号。“时”校时电路与分校时电路一样,也如图8。1.2.6分频器分频器就是计数器,比如60进制计数器就可以把600HZ的脉冲信号分成10HZ。当振荡电路产生的脉冲频率大于1HZ时需要用到分频器将其分成1HZ。但是本电路中,振荡电路产生的脉冲是1HZ的,故不需要用到分频器。1.3数字钟的电路如前文所述,只
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
20 积分
下载 | 加入VIP,下载更划算! |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电工 电子 课程设计
