数字电路课程设计.doc
《数字电路课程设计.doc》由会员分享,可在线阅读,更多相关《数字电路课程设计.doc(7页珍藏版)》请在沃文网上搜索。
1、设计目的(1) 掌握BCD码十进制、六十进制、二十四进制计数器的设计方法(2) 掌握CPLD/FPGA的层次化设计方法(3) 学习VHDL基本逻辑电路的综合设计应用(4) 掌握各芯片的逻辑功能及使用方法(5) 进一步掌握数字钟的设计方法和和计数器相互级联的方法。(6) 进一步掌握数字系统的设计和数字系统功能的测试方法。(7) 进一步掌握数字系统的制作和布线方法。设计分析设计指标1 数字钟具有显示时、分、秒的功能,其中时可以是十二进制,也可以是二十四进制,分秒均为六十进制。有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间。输出都为BCD码。2 有驱动7段共阴极LED数码管的七段译码输
2、出和片选信号输出。3 计时过程具有报时功能,当当分位计数到59分时,秒为51、53、55、57时,产生低音的报时驱动信号,59时为高音。设计要求1.画出电路原理图(或仿真电路图);2.元器件及参数选择,有相关原器件清单;3.制作要求 自行装配和调试,并能发现问题和解决问题。4.编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。总体概要设计数字钟按步骤划分分为信号产生电路(震荡电路)、计数电路、校对电路、驱动电路(译码驱动)和显示电路(数码管)。数字钟电路也可按工作单元划分:信号发生单元、信号计数单元、信号校对单元以及报时单元。其中信号计数单元分位秒计数单元、分计数单元、时计
3、数单元以及日期计数单元。下面是整体设计框图。数码管数码管数码管数码管数码管数码管数码管译码驱动译码驱动译码驱动译码驱动译码驱动译码驱动译码驱动秒个位计数秒十位计数分个位计数分十位计数时个位计数时十位计数日位计数调分控制电路调时控制电路分频器分频器振荡器图1 数字钟的组成框图数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。电路设计1.单元电路设计信号发生单元电路设计 利用555集成定时器构造多谐振荡器来实现信号发生电路。如图:电容C1放电时间为:t1=R2*C1
4、*ln2,充电时间为:t2=(R1+R2)*C1*ln2,则其震荡频率为f=10/(t1+t2)。选择合适的R1、R2、C1值可使f=1HZ。 555构成的多谐振荡器信号计数单元秒计数单元选用两块74LS162芯片和一块74LS10(三输入与非门)采用同步式清零的方法完成六十进制。当秒钟的个位芯片的输出QA=QD=1,十位芯片QA=QC=1时通过三输入与非门在清零端加低电平,待下一个脉冲到来时使计数器输出全部归零并进位。分计数单元同样选用秒计数单元的元件和连接方法时计数单元选用两块74LS162芯片和一块74LS10采用同步式清零的方法完成24进制。当时钟个位芯片的输出QC=QA=1,十位芯片
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
20 积分
下载 | 加入VIP,下载更划算! |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 课程设计