基于计数器的数字钟电路设计.doc
《基于计数器的数字钟电路设计.doc》由会员分享,可在线阅读,更多相关《基于计数器的数字钟电路设计.doc(27页珍藏版)》请在沃文网上搜索。
1、榆林学院本科毕业设计(论文)摘要钟是一种计时的器具,它的出现开拓了时间计量的新里程。数字钟是采用数字电路实现对时、分、秒进行数字显示的计时装置,它以不同的计数器为基本单元构成。本设计利用计数器对数字钟进行设计。首先,简单介绍数字钟的发展过程、现实生活中的意义、数字钟的结构以及基本工作原理;其次,进行数字钟主电路及其扩展电路设计的方案和论证,包括了振荡器、分频器、计数器、译码器等,重点介绍了整点报时电路、校正电路;再次,对数字钟的每个单元电路进行设计;最后,利用Multisim软件对设计的正确性进行验证,并给出仿真电路图,经过验证,设计符合要求。关键字: 数字钟; Multisim; 仿真图I榆
2、林学院本科毕业设计(论文)The Design of Digital Clock Based on The CounterABSTRACTThe clock is a kind of instrument for timing, the appearance of clock starts a new course of Timing. A digital clock using the digital circuit implementation is a kind of the timing insutument,which display prevailed, minutes and s
3、econds, The clock is constitued the different the counter as the basic units.The digital clock is using the counter to complete. Firstly of all, the design introduces the development process of the digital clock simply, the structure and basic working principle in real life meaning . Secondly, the d
4、igital clock introduces the main circuit and auxiliary electrical circuit , including the oscillator, prescaler, counter decoder, etc, the paper focuses on integral point to announce the circuitd and correct circuit .Again, choicing the digital clock of each unit circuit . Finally, using the softwar
5、e verificates the correctness of design by Multisim, and gives the simulation wiring diagram, after verification, the design accords with the requirement. Key words: digital clock; Multisim; simulation wiring diagram目录摘要IABSTRACTII1 绪论11.1 引言11.2 数字钟国内外发展状况11.3 数字钟的构成和工作原理11.3.1 数字钟的构成11.3.2 数字钟原理分析
6、22 方案设计与论证32.1 振荡器的设计32.1.1 方案一32.1.2 方案二32.1.3 方案三42.1.4 三个方案的比较42.2 分频电路52.3 时间计数电路的设计52.4 译码显示电路62.5 整点报时电路的设计62.6 校时电路的设计73 单元电路的设计113.1 时间脉冲产生电路的设计113.2 计数电路的设计113.2.1 60进制计数器的设计113.2.2 24进制计数器的设计123.3 译码及驱动显示电路123.4 校时电路的设计133.5 报时电路134 电路的仿真154.1 译码及其驱动显示仿真154.2 计数器的仿真154.2.1 60进制计数器的仿真154.2.
7、2 24进制计数器的仿真164.3 校时电路的仿真174.4 整点报时电路仿真174.5 整体仿真电路图195 结论20参考文献21致 谢22附 录23III榆林学院本科毕业设计(论文)1 绪论1.1 引言数字钟是采用数字电路实现对时、分、秒,进行数字显示的计时装置。它是以不同的计数器为基本单元构成的,用途十分广泛。只要有计时、计数的存在,便要用到数字钟。同时在日常生活中,它以其小巧,价格低廉,走时精度高,使用方便,功能多,便于集成化而受到广大消费者的喜爱。广泛用于个人家庭、车站、码头、办公室等公共场所,成为人们日常生活中不可少的必需品。由于数字集成电路的发展和石英晶体振荡器的广泛应用使得数字
8、钟的精度、运用超过老式钟表。钟表的数字化给人们生产生活带来了极大的方便而且大大地扩展了钟表原先的报时功能。因此,研究数字钟及其应用,有着非常现实的意义。同时,由于其原理简单,非常适合初学者进行学习。对于本人而言,通过这次设计加强了本人的专业知识并使本人更加了解数字钟结构,大大提高了本人的手动操作能力 。1.2 数字钟国内外发展状况钟是一种计时的器具,它的出现开拓了时间计量的新里程。提起它大家都很熟悉,是给我们指明时间的一种计时器,并且我们每天都要用到它。中国是世界上最早发明计时仪器的国家。东汉时期张衡创造了水运浑天仪,为世界上最早的以水为动力的观测天象的机械计时器,是世界机械天文钟的先驱。随着
9、科技的发展和社会的进步,人们对数字钟的要求也越来越高,数字钟不管在性能还是在样式上都发生了质的变化。在中国钟表发展史上,国产机芯研制的失败已经成为过去,“组装业”作为新兴钟表工业的起步阶段也已成为过去。一支新的充满智慧钟表经营在成长。我们相信在科技高速发展的今天,钟表运用当今材料工业、电子工业和其他领域的最新技术,一定会产生出代表中国科学水平的产品。我们希望钟表业的精英们在提高制造技术水平中不断创新,培育出拥有自主知识产权的品牌。这正是中国钟表业发展的希望。1.3 数字钟的构成和工作原理1.3.1 数字钟的构成数字钟一般由振荡器、分频器、计数器、译码器、显示器、较时电路、报时电路等部分组成,这
10、些都是数字电路中应用最广的基本电路。(1)晶体振荡器电路:晶体振荡器电路给数字钟提供一个频率稳定准确的32768z的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。(2)分频器电路:分频器电路将32768HZ的高频方波信号经32768()次分频后得到1Hz的方波信号供秒计数器进行计数。分频器实际上也就是计数器。(3)时间计数器电路:时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为24进制计数器。(4
11、)译码驱动电路:译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。(5)整点报时电路:一般时钟都应具备整点报时电路功能,即在时间出现整点前数秒内,数字钟会自动报时以示提醒。其作用方式是有连续的或有节奏的灯光闪烁,较复杂的也可以是实时语音提示1。1.3.2 数字钟原理分析数字钟实际上是一个对标准频率(1Hz)进行计数的计数电路。振荡器产生的时钟信号经过分频器形成秒脉冲信号,秒脉冲信号输入计数器进行计数,并把累计结果以“时”、“分”、“秒”的数字显示出来。秒计数器电路计满60后触发分计数器电路,分计数器电路计满60后触发时计数器电路,
12、当计满24小时后又开始下一轮的循环计数。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路可以对分和时进行校时2。另外,计时过程要具有报时功能,当时间到达整点前10秒开始,LED灯3秒响3秒停地响3次。下图是数字钟的基本逻辑框图。如图1-1所示: 图1-1 数字钟的基本逻辑框图2 方案设计与论证本章将介绍设计电路具体方案,包括振荡器的设计、分频器的设计、时间计数的设计、译码驱动显示的设计、整点报时电路的设计、校时电路的设计几个部分。2.1 振荡器的设计通过查找资料,本设计总结出了三个不同的振荡器的设计方案,下面对它们进行比较和选择。2.1.1 方案一 用555组
13、成的脉冲产生电路: R1=15*103,R2=68*103,C=10F,则555所产生的脉冲的为:f=1.43/(R1+2*R2)*103*10*106=0.947Hz,而设计要求为1Hz,因此其误差为5.3%,在精度要求不是很高的时候可以使用, 如图2-1所示:图2-1 555构成的多谐振荡器2.1.2 方案二本方案采用频率fs32768Hz的石英晶体。1、2是反相器,1用于振荡,2用于缓冲整形。Rf为反馈电阻(10100M),反馈电阻的作用是为CMOS反相器提供偏置,使其工作在放大状态。C1是频率微调电容,改变C1可对振荡器频率作微量调整,C1一般取535pF。C2是温度特性校正用的电容,
14、一般取20405pF,电容C1、C2与晶体共同构成型网络,完成对振荡器频率的控制,并提供必要的1800相移。如图2-2所示:图2-2 石英晶体振荡电路2.1.3 方案三由门电路组成的多谐振荡器的振荡周期不仅与时间常数RC有关,而且还取决于门电路的阈值电压VTH,由于VTH容易受到温度、电源电压及干扰的影响,因此频率稳定性较差,只能用于对频率稳定性要求不高的场合。如图2-3所示: 图2-3 门电路组成的多谐振荡器图2.1.4 三个方案的比较综上分析:本设计采用555多谐振荡器,它的特点是:内部比较器灵敏度较高,而且采用差分电路形式,它的振荡频率受电源电压和温度变化的影响较小,虽然输出的秒冲不够准
15、确也不够稳定,但是在仿真时,1HZ的频率太慢了,在实际中得到的时间不是1S计数一次,所以仿真都是用函数发生器代替的,所以本设计采用555多谐振荡器3。2.2 分频电路通常,为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频。通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现。例如,将32768Hz的振荡信号分频为1HZ的分频倍数为32768(),即实现该分频功能的计数器相当于15级2进制计数器。从尽量减少元器件数量的角度来考虑,可选多极进制计数电路CD4060和CD4040来构成分频电路。CD4060和CD4040在数字集成电路中可实现的分频次数最高,而且CD4060还包
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
10 积分
下载 | 加入VIP,下载更划算! |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 计数器 数字 电路设计