单寄存器算术存数转移输入输出指令实验计算机设计(第1组).doc
《单寄存器算术存数转移输入输出指令实验计算机设计(第1组).doc》由会员分享,可在线阅读,更多相关《单寄存器算术存数转移输入输出指令实验计算机设计(第1组).doc(22页珍藏版)》请在沃文网上搜索。
1、 成 绩 评 定 表学生姓名班级学号专 业计算机科学与技术课程设计题目单寄存器算术存数转移输入输出指令实验计算机设计(第1组)评语组长签字:成绩日期 2014年7月 日 课程设计任务书学 院信息学院专 业计算机科学与技术学生姓名学 号设计题目单寄存器算术存数转移输入输出指令实验计算机设计(第1组)内容及要求:利用EL-JY-II型计算机组成原理实验仪提供的硬件资源,通过设计(包括整机结构设计、指令设计、微程序设计、微指令设计、调试程序设计等)、组装、调试三个步骤完成一台微程序控制的简单实验计算机的设计。具体要求如下:1、 掌握实验计算机的整机结构。熟悉实验计算机的组装和调试方法。2、 设计如下
2、几条机器指令的格式,指令格式可以采用单字长或双字长设计。算术运算指令:ADD R0,ADDR (功能R0+(ADDR)- R0)存数指令: STA R0,ADDR (功能R0 -ADDR)转移指令: JMP ADDR (功能ADDR - PC)输入输出指令:IN #DATA,R0 (功能DATA - R0)OUT ADDR (功能(ADDR)- LED输出)3、 设计微指令的格式,编写上述每条机器指令所对应的微程序,并上机调试。4、 通过如下程序的编写调试,验收机器指令、微指令、微程序的设计结果。IN #data,R0ADD R0,addr1STA R0,addr2OUT addr2JMP 0
3、0HAddr1: XXAddr2: XX进度安排:第19周:布置课程设计任务,查阅资料,分组设计,实验室组装与调试。 第20周:调试,验收,答辩,编写课程设计报告。指导教师: 2014年 月 日专业负责人: 2014年 月 日学院教学副院长: 2014年 月 日 目 录1.计算机的设计1.1设计目的1.2设计要求1.3设计设备1.4模型机结构设计1.5指令系统的设计1.6微指令的格式设计及微操作控制部件的组成原理1.6.2微操作控制信号功能1.6.3微程序的控制方式设计1.6.4微程序控制部件组成原理1.7微程序设计1.7.1微指令流程图1.7.2微程序中各微指令的二进制编码与十六进制编码1.
4、8编写调试程序1.8.1调试程序的微代码1.8.2调试程序的机器代码2.计算机的组装3.计算机的调试3.1调试前准备工作3.1.1写入微代码3.1.2读微代码及校验微代码3.1.3写机器指令3.1.4读机器指令及校验机器指令3.1.5运行程序3.2调试步骤和调试结果3.2.1调试步骤操作3.2.2结果显示3.3分析结果是否正确3.4设计困难和心得体会4.参考文献 1.计算机的设计1.1设计目的:利用EL-JY-II型计算机组成原理实验仪提供的硬件资源,通过设计(包括整机结构设计、指令设计、微程序设计、微指令设计、调试程序设计等)、组装、调试三个步骤完成一台微程序控制的简单实验计算机的设计。1.
5、2设计要求:1.2.1掌握实验计算机的整机结构。熟悉实验计算机的组装和调试方法。1.2.2设计如下几条机器指令的格式,指令格式可以采用单字长或双字长设计。算术运算指令:ADD R0,ADDR (功能R0+(ADDR)- R0)存数指令: STA R0,ADDR (功能R0 -ADDR)转移指令: JMP ADDR (功能ADDR - PC)输入输出指令:IN #DATA,R0 (功能DATA - R0)OUT ADDR (功能(ADDR)- LED输出)1.2.3设计微指令的格式,编写上述每条机器指令所对应的微程序,并上机调试。1.2.4通过如下程序的编写调试,验收机器指令、微指令、微程序的设
6、计结果。IN #data,R0ADD R0,addr1STA R0,addr2OUT addr2JMP 00HAddr1: XXAddr2: XX1.3设计设备:EL-JY-II型计算机组成原理实验系统一套,排线若干。1.4模型机结构设计:此模型机是由运算器,控制器,存储器,输入设备,输出设备五大部分组成。1.运算器又是有299,74LS181完成控制信号功能的算逻部件,暂存器LDR1,LDR2,及三个通用寄存器R0,R1,R2等组成。2.控制器由程序计数器PC、指令寄存器、地址寄存器、时序电路、控制存储器及相应的译码电路组成。3.存储器RAM是通过CE和W/R两个微命令来完成数据和程序的的存
7、放功能的。4输入设备是由置数开关SW控制完成的。5.输出设备有两位LED数码管和W/R控制完成的数据总线(D_BUS) LPC 程序计数器PCALU-G LOAD PC-G M CN ALU S3S2S1S0 数据暂存器LT1 数据暂存器LT2 LAR 地址寄存器 地址总线(ADDR_BUS)LDR1 LDR2 存储器(MEM) READ WRITE 寄存器R0 微控器 脉冲源及时序 LDR0 R0-G 指令寄存器 C-G LDIR 输入设备 W/R 控制门 输出设备 数据 D-G 控制信号 图1-4模型机结构框图 图1.1中运算器ALU由U7-U10四片74LS181构成,暂存器1由U3、U
8、4两片74LS273构成,暂存器2由U5、U6两片74LS273构成。微控器部分控存由U13-U15三片2816构成。除此之外,CPU的其他部分都由EP1K10集成。存储器部分由两片6116构成16位存储器,地址总线只有低八位有效,因而其存储空间为00H-FFH。输出设备由底板上的四个LED数码管及其译码、驱动构成,当D-G和W/R均为低电平时将数据总线的数据送入数码管显示。在开关方式下,输入设备由16位电平开关及两个三态缓冲芯片74LS244构成,当DIJ-G为低电平时将16位开关状态送上数据总线。在键盘方式或联机方式下,数据可由键盘或上位机输入,然后由监控程序直接送上数据总线,因而外加的数
9、据输入电路可以不用。本系统的数据总线为16位,指令、地址和程序计数器均为8位。当数据总线上的数据打入指令寄存器、地址寄存器和程序计数器时,只有低八位有效。1.5指令系统的设计:指令格式、指令编码、指令助记符、指令功能、操作数的寻址方式如下:1)输入指令:IN #DATA, R0指令功能:#DATA R0指令格式:7 6 5 43 2 1 000 0 00 0 0 0表1-5-1机器码:000000002)加法指令:ADD ADDR,R0 指令功能: R0+ADDR- R0指令格式: 7 6 5 43 2 1 00 0 0 10 0 0 0ADDR表1-5-2机器码:000100000000xx
10、xx 3)转移指令:JMP ADDR指令功能:ADDR- PC指令格式: 7 6 5 43 2 1 00 1 0 00 0 0 0 ADDR 表1-5-3机器码:01000000xxxxxxxx4)存数指令:STA ADDR,R0 指令功能: R0-ADDR指令格式: 7 6 5 43 2 1 00 0 1 00 0 0 0ADDR 表1-5-4机器码:00100000xxxxxxxx5)输出指令:OUT ADDR 指令功能: ADDR - LED指令格式: 7 6 5 43 2 1 00 0 1 10 0 0 0ADDR 表1-5-5 机器码: 00110000xxxxxxxx1.6微指令的
11、格式设计及微操作控制部件的组成原理1.6.1微指令格式:本系统设计的微指令字长共24位,其控制位顺序如下表1-8: 24232221201918171615 14 1312 11 109 8 7654321S3S2S1S0MCnWE1A1BF1F2F3uA5uA4uA3uA2uA1uA0表1-6-1微指令格式其中uA5-uA0为6位后续地址,F1,F2,F3为三个译码字段,分别由三个控制位译出多位,。S3S0为选择运算,M为逻辑算数操作选择,Cn表示有无进位,WE是读写控制,1A和1B控制规则如下:两者均为00时为无操作,01是输出LED选通控制,10是内存RAM选通控制,11是输入电路选通控
12、制。1.6.2微操作控制信号功能:S3、S2、S1、S0、M、CN是控制运算器的逻辑和算术运算的微命令。WE是写内存的微命令,状态“1”有效。1A、1B是输入电路选通、内存RAM选通、输出LED选通控制微命令,分别对应状态“11”、“10”、“01”。 状态“00”为无效。F1、F2、F3为三个译码字段,分别由三个控制位经指令译码电路74138译码输出8种状态,前7种状态分别对应一组互斥性微命令中的一个,状态“111”为无效。F3字段包含P1- P4四个测试字位。其功能是根据机器指令代码及相应微指令代码进行译码测试,使微程序转入相应的微地址入囗,从而实现微程序的顺序、分支、循环运行。、三个字段
13、的编码方案如表1-9:F1字段F2字段F3字段15 14 13选择12 11 10选择9 8 7选择0 0 0LDRi0 0 0RAG0 0 0P10 0 1LOAD0 0 1ALU-G0 0 10 1 0LDR20 1 0RCG0 1 00 1 10 1 10 1 11 0 0LDR11 0 01 0 01 0 1LAR1 0 1PC-G1 0 1LPC1 1 0LDIR1 1 01 1 0P4表1-6-2译码字段编码控制操作为P4测试,它以CA1、CA2作为测试条件,出现了写机器指令、读机器指令和运行机器指令3路分支,占用3个固定微地址单元。当分支微地址单元固定后,剩下的其它地方就可以一条
14、微指令占用控存一个微地址单元随意填写。其中微命令LDRi表示写寄存器操作;微命令LOAD表示程序计数器PC写操作;微命令LDR2表示数据暂存器LT2写操作;微命令LDR1表示数据暂存器LT1写操作;微命令LAR表示地址寄存器AR写操作;微命令LDIR表示指令寄存器写操作;微命令RAG表示源寄存器读操作;微命令ALU-G表示运算器输出操作;微命令RCG表示目的寄存器读操作;微命令PC-G表示程序计数器PC读操作;微命令LPC表示程序计数器PC选通操作;微命令299-G表示移位寄存器读写操作;微命令RBG表示变址寄存器读操作。机器指令的执行过程如下:首先将指令在外存储器的地址送上地址总线,然后将该
15、地址上的指令传送至指令寄存器,这就是“取指”过程。之后必须对操作码进行P1测试,根据指令的译码将后续微地址中的某几位强制置位,使下一条微指令指向相应的微程序首地址,这就是“译码”过程。然后才顺序执行该段微程序,这是真正的指令执行过程。在所有机器指令的执行过程中,“取指”和“译码”是必不可少的,而且微指令执行的操作也是相同的,这些微指令称为公用微指令。1.6.3微程序的控制方式设计 微程序入口地址形成方法:断定方式与增量方式不同,它不采用PC,微指令地址由微地址寄存器AR提供。在微指令格式中,设置一个下地址字段,用于指明下一条要执行的微指令地址。当一条微指令被取出时,下一条微指令的地址(即下地址
16、字段)送AR。它相当于每条微指令都具有转移微指令的功能。采用这种方法就不必设置专门的转移微指令,但增加了微指令字的长度。 1.6.4微程序控制部件组成原理1 运算器单元(ALU UINT)运算器单元由以下部分构成:两片74LS181构成了并串型8位ALU;两个8位寄存器DR1和DR2为暂存工作寄存器,保存参数或中间运算结果。ALU的S0S3为运算控制端,Cn为最低进位输入,M为状态控制端。ALU的输出通过三态门74LS245连到数据总线上,由ALU-B控制该三态门。2 寄存器堆单元(REG UNIT)该部分由3片8位寄存器R0、R1、R2组成,它们用来保存操作数用中间运算结构等。三个寄存器的输
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
20 积分
下载 | 加入VIP,下载更划算! |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 寄存器 算术 转移 输入输出 指令 实验 计算机 设计